ESC 2005:赛灵思展示生态系统嵌入式处理解决方案

在3月6日至10日于Moscone中心举行的2005年嵌入式系统会议(ESC)上,赛灵思公司(展位号1525)和其他公司展示了其嵌入式处理生态系统的最新进展,展示了超过25种不同的产品演示和技术会议论文。

控制工程人员 二零零五年三月七日

旧金山,加州Xilinx公司。在2005年3月6日至10日于Moscone中心举行的超过25个嵌入式系统会议(ESC)上展示了其嵌入式处理生态系统的最新进展。

  • Mentor Graphics旗下的Accelerated Technology(展位号1702)将展示其Nucleus for Xilinx嵌入式开发套件。Nucleus与Xilinx嵌入式开发套件的集成使用Xilinx MLD技术,并突出了从在Xilinx ISE/EDK中构建FPGA核心到自动生成Nucleus支持包,再到调试和下载Nucleus RTOS,网络堆栈和嵌入式web服务器到目标系统的完整流程。

  • 安捷伦科技(展位#720)将展示其FPGA动态探头,它可以在几秒钟内测量新的FPGA内部信号组,而不需要停止设计,不需要改变时序,也不需要改变设计。自动设置逻辑分析仪或示波器也将显示。

  • Memec(展位#1835)将在Virtex-4 FX12上展示其MontaVista Linux。在Memec的Virtex-4 FX开发板上实现Linux操作系统,从搭建开发环境、创建LSP、构建内核到配置FPGA。Virtex-4 SX35开发板支持DSP应用。Memec的Virtex-4 SX35开发套件演示将使用XtremeDSP的设计技术与硬件协同仿真的优势以及Xilinx/MathWorks工具链的优势相结合。

  • Mentor Graphics(展位#1702)将展示其用于协同验证的无缝FPGA。Mentor的无缝FPGA为Xilinx FPGA与PowerPC处理器提供协同验证,在最佳迭代周期内结合全面的硬件和软件调试和分析。

  • 国家仪器(NI,展位#1002)将展示其LabView FPGA。基于可重构I/O (RIO)硬件的Xilinx fpga在不了解VHDL的情况下定义自定义I/O和控制硬件。通过直观的LabView图形化编程实现快速原型设计和开发。RIO还为主机PC提供内置接口,并与FPGA器件实时集成。

控制工程日报新闻台
吉姆·蒙塔古,新闻编辑
jmontague@reedbusiness.com